

## Memorie Caratteristiche principali



- Locazione: processore, interna (principale), esterna (secondaria)
- Capacità: dimensione parola, numero di parole
- Unità di trasferimento: parola, blocco
- Metodo di accesso: sequenziale, diretto, casuale, associativo
- Prestazioni: tempo di accesso, tempo di ciclo, velocità trasferimento
- Modello fisico: a semiconduttore, magnetico, ottico, magneticoottico
- Caratteristiche fisiche: volatile/non volatile, riscrivibile/non riscrivibile
- Organizzazione



### Gerarchie di memoria Tecnologie di memoria

L'ideale sarebbe una memoria molto **ampia**, molto **veloce** e molto **economica** 

#### Tecnologia

registro

cache

SRAM

**DRAM** 

disco

CD/DVD-ROM [meno capace di disco!]

nastro







- Le CPU hanno avuto un aumento di prestazioni notevole, dovuto ad innovazioni tecnologiche ed architetturali
- Le memorie sono migliorate solo grazie agli avanzamenti tecnologici





- Proprietà **statiche** (dal file sorgente)
- Proprietà dinamiche (dall'esecuzione)
  - □ Linearità dei riferimenti
    - Gli indirizzi acceduti sono spesso consecutivi
  - □ Località dei riferimenti
    - Località spaziale
      - □ Gli accessi ad indirizzi contigui sono più probabili
    - Località temporale
      - □ La zona di accesso **più recente** è quella di permanenza **più probabile**



## Gerarchie di memoria La congettura 90/10



Un programma impiega mediamente il 90% del suo tempo di esecuzione alle prese con un numero di istruzioni pari a circa il 10% di tutte quelle che lo compongono.



## Gerarchie di memoria Divide et impera



- Conviene organizzare la memoria su più livelli gerarchici:
  - □ Livello 1 (cache): molto veloce e molto costosa
    - ⇒ dimensioni ridotte, per i dati ad accesso più probabile [anche più livelli di cache]
  - □ Livello 2 (memoria centrale): molto ampia e lenta ⇒ costo contenuto, per tutti i dati del programma



## Gerarchie di memoria Organizzazione gerarchica



- Memoria a livelli
  - □ Al livello più basso (inferiore) stanno i "supporti di memoria" più capaci, più lenti e meno costosi
  - □ Ai livelli più alti (superiori) si pongono supporti più veloci, più costosi e meno capaci
  - □ La CPU usa direttamente il livello più alto
  - ☐ Ogni livello inferiore deve contenere tutti i dati presenti ai livelli superiori (ed altri)





### Gerarchie di memoria Suddivisione in blocchi

- Per realizzare un'organizzazione gerarchica conviene suddividere la memoria in blocchi
- La dimensione di un blocco è la quantità minima indivisibile di dati che occorre prelevare (copiare) dal livello inferiore
- L'indirizzo di un dato diviene l'indirizzo del blocco che lo contiene sommato alla posizione del dato all'interno del blocco





### Gerarchie di memoria



Hit e miss



Un dato richiesto dalla CPU può essere presente in cache (hit) oppure mancante (miss)

- ☐ Un hit, successo, deve essere molto probabile (>90%) se si vuole guadagnare efficienza prestazionale
- ☐ Un miss, fallimento, richiede l'avvio di una procedura di scambio dati (swap) con il livello inferiore



## Gerarchie di memoria Tempo medio di accesso



T<sub>a</sub>: Tempo medio di accesso ad un dato in memoria

$$T_a = T_h \times P_h + T_m \times (1-P_h)$$

T<sub>h</sub> = tempo di accesso ad un dato **presente** in cache

T<sub>m</sub> = tempo medio di accesso ad un dato **non** in cache (funzione della dimensione del blocco)

P<sub>h</sub> = probabilità di **hit** 

(funzione della dimensione del blocco e della politica di gestione)



## Gerarchie di memoria Tecnica generale

- Suddivisione della memoria centrale in blocchi logici
- Dimensionamento della cache in multiplo di blocchi
- Per ogni indirizzo emesso dalla CPU
  - ☐ Hit ⇒ Il dato richiesto viene fornito immediatamente alla CPU
  - Miss ⇒ La cache richiede il dato al livello inferiore
     Il blocco contenente il dato viene posto in cache
     Il dato richiesto viene fornito alla CPU











### Gerarchie di memoria Problematiche



- Organizzazione della cache e tecniche di allocazione
- Individuazione di hit o miss
- Politica di rimpiazzo dei blocchi
- Congruenza dei blocchi

## Gerarchie di memoria Associazione diretta

Tecnica nota come direct mapping

 Ogni blocco del livello inferiore può essere allocato solo in una specifica posizione (detta linea o slot) del livello superiore









### Gerarchie di memoria Associazione diretta

#### Vantaggi

- Semplicità di traduzione da indirizzo
   ILI (memoria) ad indirizzo ILS (cache)
- Determinazione veloce di hit o miss

#### Svantaggi

- Necessità di contraddistinguere il blocco presente in ILS (introduzione di un'etichetta, 'tag')
- Swap frequenti per accesso a dati di blocchi adiacenti











## Gerarchie di memoria Associazione completa

Alla cache capace di N blocchi viene associata una tabella di N posizioni, contenenti il numero di blocco effettivo (tag) in essa contenuto.

#### Vantaggi

Massima efficienza di allocazione.

#### Svantaggi

 Determinazione onerosa della corrispondenza ILS-ILI e della verifica di hit/miss







## Gerarchie di memoria Associazione a gruppi



- Alla cache, composta da R gruppi di N posizioni di blocco ciascuno, si affiancano R tabelle di N elementi, contenenti le etichette (tag) che designano i blocchi effettivi posti nelle posizioni corrispondenti
  - Valutazione: buona efficienza di allocazione a fronte di una sopportabile complessità di ricerca



# Gerarchie di memoria Politiche di rimpiazzo dei blocchi

Quale blocco conviene sostituire in cache per effettuare uno swap? (*Penalità di miss*)

- Casuale, per occupazione omogenea dello spazio
- First-In-First-Out (FIFO), per sostituire il blocco rimasto più a lungo in cache
- Least Frequently Used (LFU), per sostituire il blocco con meno accessi
- Least Recently Used (LRU), per preservare località temporale

| ]                | P(miss) | rimpiazzo casuale |      |      | rimpiazzo LRU |      |      |
|------------------|---------|-------------------|------|------|---------------|------|------|
| Ampiezz<br>cache | N-way   | 2                 | 4    | 8    | 2             | 4    | 8    |
|                  | 16 KB   | 5,69              | 5,29 | 4,96 | 5,18          | 4,67 | 4,39 |
|                  | 64 KB   | 2,01              | 1,66 | 1,53 | 1,88          | 1,54 | 1,39 |
|                  | 256 KB  | 1,17              | 1,13 | 1,12 | 1,15          | 1,13 | 1,12 |



# Gerarchie di memoria Il problema della scrittura

La scrittura dei dati determina *incoerenza* tra i blocco in cache e quello nei livelli inferiori

- 'Write through'
  - □ Scrittura *contemporanea* in cache e nel livello di memoria inferiore
  - Aumento di traffico per frequenti scritture nel medesimo blocco, ma i dati sono sempre coerenti tra i livelli
  - ☐ Si ricorre a buffer di scrittura *asincroni* (differiti) verso la memoria.

N.B.: La memoria contiene istruzioni e dati, e solo il 50% delle operazioni sui dati sono scritture (circa 12 % del totale)



# Gerarchie di memoria Il problema della scrittura,



- 'Write back'
  - □ Scrittura in memoria inferiore *differita* al rimpiazzo del blocco di cache corrispondente
  - □ Occorre ricordare se sono avvenute operazioni di scrittura nel blocco
  - □ Consente ottimizzazione del traffico tra livelli
  - □ Causa periodi di incoerenza (problemi con moduli di I/O e multiprocessori con cache locale)

# Gerarchie di memoria II problema della scrittura



- Scenario particolarmente problematico
  - □ Più dispositivi (es. processori) connessi allo stesso bus con cache locale
  - □ Memoria centrale condivisa





## Gerarchie di memoria Il problema della scrittura



#### Modifica dati in una cache

- □ invalida la parola corrispondente in memoria centrale
- □ invalida la parola corrispondente nelle altre cache che la contengono
- □ write through non risolve il problema (risolve solo l'inconsistenza della memoria centrale)



## Gerarchie di memoria Il problema della scrittura



#### Possibili soluzione

- ☐ Monitoraggio del bus con write through
  - Controllori cache intercettano modifiche locazioni condivise
- □ Trasparenza hardware
  - Hardware aggiuntivo: modifica a M → modifica tutte cache
- □ Memoria noncacheable
  - Solo una porzione di M è condivisa e non cachable (accessi a M condivisa generano miss)



### Gerarchie di memoria Il problema dei 'miss'



- Miss di primo accesso, inevitabile e non riducibile
- Miss per capacità insufficiente, quando la cache non può contenere tutti i blocchi necessari all'esecuzione del programma
- Miss per conflitto, quando più blocchi possono essere mappati (con associazione diretta o a gruppi) su uno stesso gruppo



# Gerarchie di memoria Il problema dei 'miss'



- Tecniche "classiche" di soluzione
  - ☐ Maggior dimensione di blocco
    - Buona per fruire di località spaziale
    - Causa incremento di miss per conflitto (meno blocchi disponibili)
    - □ Maggiore associatività
      - Causa incremento del tempo di localizzazione in gruppo (hit)
      - Soggetta alla 'regola del 2:1'
        - Una cache ad N blocchi con associazione diretta ha una probabilità di miss pressoché uguale ad una cache di dimensione N/2 con associazione a 2 vie



## Gerarchie di memoria Il problema dei 'miss'



- Altre tecniche
  - ☐ Cache multilivello (cache *on-chip* L1 e/o L2 e/o L3)
  - ☐ Separazione tra cache *dati* e cache *istruzioni*
  - Ottimizzazione degli accessi mediante compilatori
    - Posizionamento accurato delle procedure ripetitive
    - Fusione di vettori in strutture (località spaziale)
    - Trasformazioni di iterazioni annidate (località spaziale)
    - . . . .



#### Gerarchie di memoria controllo controllo prima Es.: Iterazioni annidate dopo $x[0][0] \rightarrow$ /\* prima della ottimizzazione \*/ for (j=0; j<100; j=j+1) $x[1][0] \rightarrow$ for (i=0; i<5000; i=i+1)x[i][j] = 2\*x[i][j];x[2][0] /\* dopo l'ottimizzazione \*/ for (i=0;i<5000;i=i+1) for (j=0; j<100; j=j+1)x[4999][0] x[i][j] = 2\*x[i][j];